

# STRUCTURAL DESIGN



Nama : Septian Bagus Jumantoro

 $Kelas \hspace{1cm} : \hspace{1cm} 1-D4 \hspace{1cm} Teknik \hspace{1cm} Komputer \hspace{1cm} B$ 

NRP : 3221600039

Dosen : Reni Soelistijorini B.Eng., MT.

Mata Kuliah : Praktikum Rangkaian Logika 2

Hari/Tgl. Praktikum : Jumat, 13 Mei 2022

# Percobaan 6 - Structural Design

### 1. Tujuan

- Dapat membuat program dengan model disain structural.
- Dapat mengimplementasikan algoritma multiplexer pada disain structural.

#### 2. Teori

Sebuah pemodelan terstruktur untuk menjelaskan jalur komponen dan koneksinya. Setiap komponen diasumsikan telah didefinisikan sebelumnya dan dapat dijelaskan secara terstruktur, sebuah behavior atau model dataflow. Pada hirarki terendah seti ap komponen dideskripsikan sebagai pemodelan behavior menggunakan operator logika dasar di VHDL. Secara umum pemodelan

terstruktur sangat bagus untuk mendeskripsikan sistem digital yang kompleks, meskipun seperangkat komponen dalam model hirarki.

Sebuah penjelasan struktur dapat dibandingkan secara terbaik terhadap diagram blok skematik yangdapat dijelaskan dengan komponen dan interkoneksi. VHDL mem berikan cara sebagai berikut :

- Deklarasikan kompoen yang digunakan
- Deklarasikan sinyal yang menentukan nets yang menghubungkan dengan komponen
- Melabelkan kompoenen yang sama berkali kali sehingga setiap contoh didefinisikan secara unik.

Komponen dan sinyal dideklarasikan di dalam arsitektur body.

```
architecture architecture_name of NAME_OF_ENTITY is
    -- Declarations
    component declarations
    signal declarations
begin
    -- Statements
    component instantiation and connections;
end architecture_name;
```

#### Deklarasi Komponen

Sebelum komponen dapat dipakai mereka butuh di deklarasikan di dalam sesi deklarasi arsitektur atau dalam paket deklarasi. Deklarasi komponen terdiri dari nama komponen dan interface nya (ports). Sintak nya sebagai berikut:

Nama komponen merujuk pada nama dari entity yang didefinisikan di library juga sebuah entity yang secara jelas didefinisikan di dalam file VHDL.

#### 3. Alat dan Bahan

- 1. PC yang sudah terinstall ISE 13.1
- 2. Xilinx Sparatan 3
- 3. Downloader JTAG USB
- 4. Power Supply 5 volt

### 4. Langkah Percobaan

### A. Membuat File Top Modul

1. Membuat project baru dengan nama folder Mux21, top level source HDL.



Gambar 6. 1 Membuat project baru dengan nama folder

2. Setelah selesai membuat folder, klik kanan pada type IC kemudian pilih New Source untuk membuat file .vhdl



Gambar 6. 2 New Source

3. Pada **New Source Wizard** - Pilih **VHDL Module** dan beri nama file misalnya Mux21a kemudian klik **next**.



4. Pada sesi Define Module biarkan kosong dan lewati saja, kemudian klik next.



Gambar 6. 4. Define module

5. Pilih Finish



Gambar 6. 5 New Source Wizard finish

6. Lengkapi program pada file Mux21a seperti pada skrip 6.1

```
b :inSTD_LOGIC;
s :inSTD_LOGIC;
y :outSTD_LOGIC
);
end Mux21a;

architecture Behavioral of Mux21a is
begin
    y <= (not s and a) or (s and b);
end Behavioral;</pre>
```

Skrip 6. 1 Program Mux21a

7. Lakukan double klik pada Synthesize-xst untuk check Syntax.



Gambar 6. 6 Double klik Synthesize -XST

8. Membuat file kedua dengan cara yang sama, klik kanan pada nama IC kemudian pilih New-Source



9. Pada New Source Wizard bagian Select Source Type, pilih VHDL Module dan beri nama file misalnya Mux21b, kemudian klik next



Gambar 6. 8 Membuat file baru Mux21b.vhdl

10. Pada New Source Wizard bagian Define Module, biarkan dan lewati saja bagian ini kemudian klik next. Dan selanjutnya klik Finish.



Gambar 6. 9 Define Module

11. Lengkapi program pada file Mux21b seperti gambar 6.10.



Gambar 6. 10 Program file Mux21b.vhdl

```
library | EEE;
use | EEE.STD_LOG| C_1164.ALL;
entity Mux21b is
      Port(
            a:inSTD_LOGIC;
            b:inSTD_LOGIC;
            s:inSTD_LOGIC;
            y:outSTD_LOGIC;
      );
end Mux21b;
architecture Behavioral of Mux21b is
begin
p1 :process(a,b,s)
      begin
            if s='0' then
                  y <= a;
            else
                  y <= b;
            endif;
end process p1;
```

Skrip 6. 2 Program file Mux21b.vhdl

12. Kemudian buat file baru yang ketiga, dengan cara klik kanan pada nama ICpilih New Source



Gambar 6. 11 Membuat file baru

13. Pada New Source Wizard bagian Select Source Type pilih VHDL Module dan beri nama file Mux21top.



Gambar 6. 12 Membuat file baru .vhdl

14. Pada bagian Define Module biarkan kosong dan lewati saja, kemudian klik next, dan selanjutnya klik Finish.



Gambar 6. 13 Define Module

15. Lengkapi kode program file Mux21top seperti pada gambar 6.13.



Gambar 6. 14. Program file Mux21top

```
libraryl EEE;
usel EEE.STD_LOG C_1164.all;
usel EEE.STD_LOG C_unsi gned.all;
entity Mux21top is
    Port(
        sw :inSTD_LOG C_VECTOR(1downto0);
        btn :inSTD_LOG C_VECTOR(0downto0);
```

```
l ed :outSTD_LOGI C_VECTOR(0downto0)
       );
end Mux21top;
architecture Behavioral of Mux21top is
component mux21b is
      port(
              a :inSTD_LOGIC;
              b :inSTD_LOGIC;
              s :inSTD_LOGIC;
              y :outSTD_LOGIC
       );
endcomponent;
begin
      c1:mux21b portmap(
              a \Rightarrow sw(0),
              b \Rightarrow sw(1),
              s \Rightarrow btn(0),
              y \Rightarrow led(0);
       );
end Behavi or al;
```

Skrip 6. 3 Kode program file Mux21top.vhdl

Saat kita membuat pertama kali sebuah file project .vhdl, maka secara otomatis ISE akan menempatkan file tersebut sebagai top modul. Sedangkan yang kita ingin jadikan sebagai

top modul adalah file Mux21top. Sehingga untuk membuat file Mux21top menjadi top model caranya adalah klik kanan pada nama file, pilih Set as Top Module.



Gambar 6. 15 Kode program file Mux21top.vhdl

16. Lakukan Check Syntax pada file Mux21b, untuk cek kode program. (Secara otomatis file Mux21b akan pindah menjadi bagian dari file Mux21top, dan

secara otomatis pula file Mux21b menjadi top module. Hal ini karena program dari file Mux21b sudah di-call oleh program Mux21top)



Gambar 6. 16 Check Syntax

### 17. Karena program Mux21a tidak di-

call oleh file Mux21top, maka program Mux21a tidak berada di akar program Mux21top. Kemudian secara otomatis, Mux21top akan menjadi top module yang di dalamnya ada module Mux21b.



Gambar 6. 17 Top Module

Untuk membuat top module secara manual, caranya sebagai berikut:



Gambar 6. 18 Tanda Top Module dan cara membuat file menjadi Top Module

18. View RTL Schematic dengan double klik View RTL Schematic pada Synthesize-XST



Gambar 6. 19 Double Klik View RTL Schematic

19. Pilih Start with a schematic of the top-level block pada dialog Set RTL



Gambar 6. 20 Set RTL Start with a schematic

20. Akan muncul diagram blok dari top module dengan IO, untuk melihat isi bagian dalam top module, klik 2x pada diagram blok top module.



Gambar 6. 21 Diagram Blok top module

21. Akan diperlihatkan shcematic dari top module Mux21top.



Gambar 6. 22 Schematic Mux21top

22. Bila ingin menjadikan file lain sebagai top module, caranya adaah klik kanan pada nama file-pilih Set as top module



Gambar 6. 23 Membuat top module

#### 5. Latihan

Membangun full adder 1 bit untuk membangun full adder 4 bit.

1. Buat program full adder 1 bit dan beri nama FA\_1.vhd dan full ader 4 bit dengan nama FA\_4.

```
entity FA_4 is

Port ( a : in STD_LOGIC_VECTOR (3 downto 0);
b : in STD_LOGIC_VECTOR (3 downto 0);
cin : in STD_LOGIC; I^^^
```

```
sum : out STD_LOGIC_VECTOR (3 downto 0);
              cout : out STD_LOG(C);
end FA_4;
architecture Behavioral of FA_4 is
component fA_1
                   A, B, Cin: in std_logic;
       port(
              S, Cout : out std_logic
       );
end component;
signal ci : std_logic_vector (4 downto 0);
begin
       ci (0) <= cin;
       u0 : FA_1 = port map(A \Rightarrow a(0), B \Rightarrow b(0), Cin \Rightarrow ci(0), S \Rightarrow sum
(0), Cout => ci (1));
       u1 : FA_1
                     port map (A => a(1), B => b(1), Cin => ci (1), S => sum
(1), Cout => ci (2));
       u2 : FA_1
                     port map (A \Rightarrow a(2), B \Rightarrow b(2), Cin \Rightarrow ci (2), S \Rightarrow sum
(2), Cout => ci (3));
       u3 : FA_1
                     port map (A \Rightarrow a(3), B \Rightarrow b(3), Cin \Rightarrow ci(3), S \Rightarrow sum
(3), Cout => ci (4));
       cout <= ci (4);
end Behavi or al;
```

- 2. Membangun multipelex dan demultiplex
- 3. Buatlah program Multiplexer 4x1 menggunakan if statement
- 4. Buatlah program Demultiplexer 1x4 menggunakan if statement.
- 5. Buatlah program top\_level-nya seperti pada gambar dibawah ini



#### **Hasil Praktikum**

### 1. Multiplexer

Source Code

```
20 library IEEE;
21 use IEEE.STD LOGIC 1164.ALL;
22
23 entity mux21b is
24 port ( a,b,s : in std_logic;
            y : out std_logic
25
26
         );
27 end mux21b;
28
29 architecture Behavioral of mux21b is
30 begin
31 p1 : process (a,b,s)
    begin
32
         if s ='0' then
33
34
           y <= a;
35
         else
            y <= b;
36
         end if;
37
     end process;
38
39 end Behavioral;
40
```

### Top Level

```
1 library IEEE;
 2 use IEEE.STD LOGIC 1164.all;
   use IEEE.STD LOGIC unsigned.all;
   entity mux21top is
 4
 5 Port (
          sw :in STD LOGIC VECTOR(1 downto 0);
 6
          btn :in STD LOGIC VECTOR(0 downto 0);
 7
          led :out STD LOGIC VECTOR(0 downto 0)
 8
         );
9
10 end mux2ltop;
11
   architecture Behavioral of mux2ltop is
12 component mux21b is
         port (
13
                a :in STD LOGIC;
14
                b :in STD LOGIC;
15
                s :in STD LOGIC;
16
                y :out STD LOGIC
17
18
   );
19 end component;
20 begin
21
          cl:mux21b port map(
                   a => sw(0),
22
                   b => sw(1),
23
                   s => btn(0),
24
25
                   y => led(0)
26
   );
27 end Behavioral;
```

#### Pin yang digunakan

```
1 NET sw(0) loc = F12;
2 NET sw(1) loc = G12;
3 NET btn(0) loc = M13;
4 NET led(0) loc = K12;
```

#### Tampilan pada Board



Gambar 1. Mux dengan input 10 dan switch 1



Mux dengan input 01 dan switch 0

# 2. Demuxtiplexer

#### Source Code

```
20 library IEEE;
21 use IEEE.STD LOGIC 1164.ALL;
22 entity demuxb is
23 port ( D,S : in std logic;
24
          y : out std_logic_vector(1 downto 0)
25
          );
26 end demuxb;
27
28 architecture Behavioral of demuxb is
29 begin
      y(0) \le not (S) and D;
30
31
      y(1) \le S \text{ and } D;
32 end Behavioral;
```

### Top Level

```
20 library IEEE;
21 use IEEE.STD_LOGIC_1164.ALL;
22 use IEEE.STD_LOGIC_unsigned.all;
23
24 entity mux21top is
25 port (sw : in std_logic_vector (1 downto 0);
26
          btn : in std_logic_vector (0 downto 0);
          led : out std_logic_vector (0 downto 0)
27
28
29
30
   end mux21top;
31
32 architecture Behavioral of mux21top is
33
34
   component mux21b is
      port (
35
         a,b,s : in std_logic;
36
37
         y : out std_logic
38
         );
39 end component;
40 begin
41
      c1 : mux21b port map (
            a => sw(0),
42
43
            b => sw(1),
            s \Rightarrow btn(0),
44
45
            y => led(0)
46
            );
47 end Behavioral;
```

# Pin yang digunakan

```
1 NET d loc = F12;
2 NET sw loc = M13;
3
4 NET y(0) loc = K12;
5 NET y(1) loc = P14;
```

### Tampilan pada Board



Demux dengan input 1 dan switch 0



Demux dengan input 1 dan switch 0

# 3. Full Adder 4 Bit

# Pin yang digunakan

```
1 NET a(0) LOC=F12;
 2 NET a(1) LOC=G12;
3 NET a(2) LOC=H14;
4 NET a(3) LOC=H13;
5
 6 NET b(0) LOC=J14;
7 NET b(1) LOC=J13;
8 NET b(2) LOC=K14;
9 NET b(3) LOC=K13;
10
11
12 NET sum(0) LOC=K12;
13 NET sum(1) LOC=P14;
14 NET sum(2) LOC=L12;
15 NET sum(3) LOC=N14;
16
17 NET cout LOC=P13;
18 NET cin LOC=M13;
```

# Tampilan pada Board





Full Adder dengan input 1000 dan 0100

# 4. Multiplexer If Statement

### Source Code

```
20 library IEEE;
21 use IEEE.STD_LOGIC_1164.ALL;
22
23 entity mux4bit is
24 port ( I : in std_logic_vector (3 downto 0);
          sw : in std logic vector (1 downto 0);
25
          y : out std_logic
26
     );
27
28 end mux4bit;
29
30 architecture Behavioral of mux4bit is
31 begin
32 process (sw,I)
33
    begin
        if sw= "00" then
34
35
            y <= I(0);
         elsif sw = "01" then
36
37
           y <= I(1);
         elsif sw= "10" then
38
           y <= I(2);
39
40
         else
           y <= I(3);
41
42
        end if;
     end process;
43
44 end Behavioral;
```

### Pin yang difunakan

```
NET I(0) LOC=F12;
1
2
  NET I(1) LOC=G12;
3
  NET I(2) LOC=H14;
4
  NET I(3) LOC=H13;
5
 NET sw(0) LOC=M13;
6
7
  NET sw(1) LOC=M14;
8
9
  NET y LOC=K12;
```

# Tampilan pada Board



Multiplexer dengan input 0001 dengan switch 00



Multiplexer dengan input 0010 dengan switch 01

# 5. Demultiplexer If Statement

#### Source Code

```
20 library IEEE;
21 use IEEE.STD_LOGIC_1164.ALL;
23 entity demux4bit is
24 port ( I : in std_logic;
25 sw : in std_logic_vector (1 downto 0);
26 y : out std_logic_vector (3 downto 0)
26 y: out
27 );
28
29 end demux4bit;
30
31 architecture Behavioral of demux4bit is
32
33
           process (sw,I)
34
          begin
              if sw= "00" then
    y <= "000" & I;
elsif sw = "01" then
    y <= "00" & I & "0";
elsif sw= "10" then
    y <= "0" & I & "00";
else</pre>
35
36
37
38
39
40
41
                y <= I & "000";
end if;
42
43
44
          end process;
45
46 end Behavioral;
```

# Pin yang digunakan

```
NET i(0) LOC=F12;
 2
    NET i(1) LOC=G12;
 3 NET i(2) LOC=H14;
 4
   NET i(3) LOC=H13;
 5
 6 NET sw(0) LOC=J14;
    NET sw(1) LOC=J13;
 7
 8
    NET sw(2) LOC=K14;
 9
    NET sw(3) LOC=K13;
10
11
    NET y(0) LOC=K12;
12
    NET y(1) LOC=P14;
13 NET y(2) LOC=L12;
14
    NET y(3) LOC=N14;
15
```

# Tampilan pada Board



Demux dengan input 1 dan switch 00



Demux dengan input 1 dan switch 10

### 6. Top level Multiplexer dan Demultiplexer

#### Source Code

```
20 library IEEE;
21 use IEEE.STD_LOGIC_1164.ALL;
23 entity muxDemuxTop is
24 port ( i : in std_logic_vector (3 downto 0);
25
         sw : in std_logic_vector (3 downto 0);
          y : out std_logic_vector (3 downto 0)
26
    );
27
28 end muxDemuxTop;
29 architecture Behavioral of muxDemuxTop is
30 signal v : std_logic;
31 component mux4bit is
     port ( I : in std_logic_vector (3 downto 0);
32
             sw : in std_logic_vector (1 downto 0);
33
34
              y : out std_logic
35
          );
36 end component;
37
38 component demux4bit is
39
    port ( I : in std_logic;
               sw : in std_logic_vector (1 downto 0);
40
              y : out std_logic_vector (3 downto 0)
41
           );
42
43 end component;
44 begin
45
      mux1 : mux4bit port map( I => i,
46
                                sw => sw(1 downto 0),
47
48
                             );
      demux1 : demux4bit port map( I => v,
49
                                  sw => sw(3 downto 2),
50
51
                                  y => y
                                );
52
53 end Behavioral;
54
```

#### Pin yang digunakan

```
1 NET i(0) LOC=F12;
2 NET i(1) LOC=G12;
3 NET i(2) LOC=H14;
4 NET i(3) LOC=H13;
5
6 NET sw(0) LOC=J14;
7 NET sw(1) LOC=J13;
8 NET sw(2) LOC=K14;
9 NET sw(3) LOC=K13;
10
11 NET y(0) LOC=K12;
12 NET y(1) LOC=P14;
13 NET y(2) LOC=L12;
14 NET y(3) LOC=N14;
```



Mux Demux dengan input 0001 dan switch keduanya 00



Mux Demux dengan input 0010 dan switch keduanya 01

# ANALISA DAN KESIMPULAN

| Date:                                                                                                                                                                                                                                              |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Berbsorkan praklikum tersebut program multiplexer 2×1 dengan randitional                                                                                                                                                                           |
| don if stutement manilihi fragisiyay output upng berbeda. Mulliplixer biu:a                                                                                                                                                                        |
| digunation with memilih bebrapa sinyal input berduarkan switchinga                                                                                                                                                                                 |
| Pidu program Full Adder, yong horus dilakukon membuat stemponen dan top level                                                                                                                                                                      |
| <br>yong diset menjadi file utama. Schap Komponen dipunggil sebanjak 4 kuli lalu                                                                                                                                                                   |
| julinya di definisitan dengan port-pup.  Unluk program Multiplexer 4×1 dan demultiplexer 1×1 menagumakan                                                                                                                                           |
| Unluk program Multiplexer 4x1 dan demulliplexer 1x4 menggunakan                                                                                                                                                                                    |
| If Skitement yong digunakan with membuat file Top level. Mux sondiri bicasa<br>disproutan with memilih beborapa sinyal input berdusorhan switch dan output lamp<br>sotu. Devaltiplexer bicusa digurakan utk memilih sinyal aulput berdusorhan dari |
| dispration with memilih beharapa sinyal input berdusurhan switch don output hompo                                                                                                                                                                  |
| solu. Denalliplexer biasa digurakan utk memilih sinyal aulput berdusarkan dari                                                                                                                                                                     |
| Switch.                                                                                                                                                                                                                                            |
| Pado Top Level MucDennux menggunakan metode Structural Design, dimana                                                                                                                                                                              |
| merupakan gabungan dari multiplexer 4 x1 dan demultiplexer Lx4. Unluk sinyal                                                                                                                                                                       |
| inpur borasal don pin switch F12, G12, H19, H13 dimuna 114 dan 113 schayai<br>multiplexer, dualalu K14 dan K13 Sabayar demultiplexer                                                                                                               |
| multiplexer, and alu k14 der K13 Schaper demultiplexer                                                                                                                                                                                             |
|                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                                                                    |
| ** E@55                                                                                                                                                                                                                                            |